Różnice między DLL i PLL
- 1335
- 68
- Hilarion Porębski
DLL vs Pll
Elektronika i obwody, te dwa są całkiem niesamowite, ale czasami mogą być niejasne i mylące. Tak więc, jeśli zaczynasz czytać ten artykuł lub osiągnąłeś ten zapis, musisz szukać odpowiedzi między typami pętli sygnałowych, DLL i PLL. Jeśli tak, to naciśniłeś przycisk prawym przyciskiem kliknij ten artykuł.
Przede wszystkim, abyśmy mogli się odróżnić, zdefiniujmy, jakie „DLL” i „PLL” są pierwsze. Te dwa mogą być bardzo mylące, a jeśli dopiero zaczynasz od elektroniki lub obwodów, jesteś na zawrotnej przejażdżce. Ale jeśli naprawdę jesteś zainteresowany zrozumieniem tego wszystkiego, dostaniesz to. „DLL” oznacza obwód „pętli o blokowaniu opóźnień”, a „PLL” to obwód „pętli z blokadą”.
Ogólnie i praktycznie mówiąc, DLL i PLL są używane w zintegrowanych obwodach dowolnych gadżetów technologicznych, które używają układów, aby je uruchomić, takie jak komputery lub wszystko, co wykorzystuje pętlę obwodów, aby działał skutecznie i jest zautomatyzowany. Są one bardzo ważne dla regulacji napięcia wchodzącego i wychodzącego z systemu.
Zanim zagłębimy się głębiej w DLL i PLL, spójrzmy na niektóre terminy, które są bardzo ważne, aby zidentyfikować i zapoznać się z nimi, aby lepiej zrozumieć, czym są DLL i PLL. Spójrzmy na jitter. Jitter jest pulsem lub okresowym sygnałem w elektronice, który nie jest pożądany. Pochodzi z źródła zegara, które zasila sygnał, który daje częstotliwość impulsów. W danych wejściowych/wyjściowych sygnały we/wy, drążki, opóźnienia zegara i pętle są jednymi z bardzo ważnych czynników do nauki i rozważenia, gdy zasilą stałość i przepływ impulsu. „Oscylator” to jeden termin, który musimy również wiedzieć. Oscylator to tylko obwód, który zapewnia powtarzające się obwody lub impulsy.
Teraz zdefiniujmy „pll.”Pll, jak omówiono, oznacza pętlę z blokadą fazową. Jest to system lub mechanika sterowania, która podaje sygnał wyjściowy w stosunku do fazy sygnału wejściowego. Sygnał wejściowy jest sygnałem odniesienia, w którym opiera się faza pętli. PLL jest ujemnym działaniem sprzężenia zwrotnego, które zapewnia częstotliwość i zawiera elementy opóźnienia na podstawie powolnego bufora zegarowego. Zaletą jest to, że jeśli bufor zegarowy jest równomiernie dopasowany do fazy lub częstotliwości, wówczas ubezpieczone jest, że zegar odniesienia i ujemne działanie zwrotne są dobrze dopasowane.
Następna pętla do omówienia jest DLL. W wielu przypadkach spotykamy DLL w urządzeniach telekomunikacyjnych. Co dokładnie jest DLL? „DLL” oznacza pętlę z blokadą opóźnioną. Prawie podobne do PLL, największą i najbardziej znaczącą różnicą jest to, że oscylator kontrolowany przez napięcie nie jest obecny, a raczej istnieje linia opóźnienia. Zaletą DLL jest to, że może zwiększyć czas wyjściowy ICS lub obwodów zintegrowanych, ponieważ jest samoregulujący z linią opóźnienia. Daje okresowe przebiegi konsekwentnie i może być zaprogramowane lub zaprojektowane tak, aby stać się w pełni cyfrowym, ponieważ ma pojemność do ciągłych opóźnień lub pętli za każdym razem.
DLL i PLL mogą być używane alternatywnie, ale PLL są podatne na błędy częstotliwości, które dają przewagę systemowi DLL lub pętli obwodu, aby wznosić się powyżej i być częściej używane przez inżynierów. Czynnik nie uwzględniony żadnego oscylatora, jak omówiono wcześniej, sprawia, że DLL jest ulubionym. Niemniej jednak funkcje DLL i PLLs dla opóźnień zegara wciąż się nie zmienia.
Naprawdę ważne jest to, czy jest odpowiednio zaprojektowany do pracy z optymalnym, aby cały system działał z doskonałą lub bezbłędną pętlą zasilania częstotliwością znacznie bardziej konsekwentnie.
Streszczenie:
- DLL i PLL są wykorzystywane w obwodach zintegrowanych.
- PLL zapewnia sygnał wyjściowy związany z fazą sygnału wejściowego.
- DLL wyróżnia się ze względu na swoją zdolność do samoregulacji linii opóźnienia w porównaniu z PLL.
- DLL jest używany częściej przez inżynierów, ponieważ jest mniej podatna na błędy częstotliwości niż PLL.